海外硬件行家 Nemez 诓骗 B 站网友"万扯淡"的底图情欲禁地百度影音,详备分析了 Lunar Lake 即酷睿 Ultra 200V 系列处罚器的里面结构布局,其中大小核漫衍至极有预见。
酷睿 Ultra 200V 处罚器分为计较模块、平台禁止器模块,分裂承袭台积电 3nm、6nm 工艺,共同搁置在台积电 22nm 制造的基底上。
计较模块面积为 16.27 × 8.58=139.60 过去毫米,平台禁止器模块面积为 11.51 × 3.97=45.69 过去毫米,基底面积为 16.77 × 13.10=219.69 过去毫米。
计较模块
平台禁止器模块
情欲禁地百度影音
基底
它的另一大特色便是封装了两颗 LPDDR5X 内存,有意于省俭主板面积与条记本空间,从而作念得更冒昧或放入更大电板,也有意于提高系统通讯性能,裁减蔓延,还有意于大大裁减举座功耗。
从分析图上不错看到,四个 Lion Cove 架构的 P 核位于计较模块的右侧角落,中间夹着分享的 12MB 三级缓存,并分为四块,每块 3MB。
每个中枢我方有 2.5MB 二级缓存,也分红了两块。
驾驭是四个为一组的 Skymont 架构的 E 核,集体分享 12MB 二级缓存,分红了三块。
对比来看,四个 E 核的面积略略大于一个 P 核,这无疑是颇为值得称说念的,因为上代四个 E 核面积约等于一个 P 核,而这一代 E 核的 IPC 性能整数培植了 38%、浮点培植了 68%,但面积却莫得显豁增大。
再往左是 NPU AI 引擎,分为六组 NCE MAC 阵列,每组臆度照旧 2MB 缓存。
左侧角落是 GPU 核显,一共八个 Xe2 LPG 架构的中枢,以及分红两块的 8MB 二级缓存。
另外还有媒体引擎、线路引擎、8MB SLC 系统缓存、128-bit LPDDR5X-8533 内存禁止器。
平台禁止器模块内漫衍着 PCIe 4.0/5.0 禁止器、雷电禁止器、USB 3.x/2.0 禁止器、Wi-Fi 与蓝牙禁止器等。
平台禁止器模块和和计较模块之间,通过两个模块桥接器 ( Tile Bridge ) 相互相连。
情欲禁地百度影音